电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA657M000DGR

产品描述LVPECL Output Clock Oscillator, 657MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA657M000DGR概述

LVPECL Output Clock Oscillator, 657MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA657M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率657 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
进行程序编写时遇到参数过多不知如何定义变量名
在程序编写过程中,实现某个算法,该算法较为复杂,用的变量较多,如要求均值、标准差等等,定义变量时不知要如何定义其名字,不知道要如何解决这种状况? 经常所说程序编写的好坏,不知道是以 ......
涛声依旧00 编程基础
DIY - 动手制作自己的GPS!!zt
【转的】 如题:DIY GPS真正的自己动手做!有谁想过,我搞了好久终于搞好了,我做的是一个USB接口的GPS接收器,有了它,你的电脑就可以实现导航了,有好东东不敢一人偷着乐,下面和大家分享一 ......
小人物 DIY/开源硬件专区
超宽带定位应用
616333 超宽带 (UWB) 的历史以及该技术的工作原理。UWB 并不是一项新技术。它经过改进和重新考虑,然后又重新用于新应用程序。UWB 并非定位为通过空中传输千兆位数据的大数据管道。UWB 的目 ......
石榴姐 无线连接
分享一本书:疯狂STM32实战讲学录
该书特点: 该书以按照“沿着时钟树,结合固件库”的写作思路,使读者快速入门;模块化设计与系统设计相结合。秉承了STM32处理器固件库的模块化设计风格,力图使程序模块化 尽 ......
generalcircuits stm32/stm8
基于FPGA的以太网MII接口扩展设计与实现
基于FPGA的以太网MII接口扩展设计与实现 ...
雷北城 FPGA/CPLD
LIS3DHTR 数据转换 bit→g
关于加速度的数据读取问题,贴个参考版本给大家参考! 传感器寄存器读出的数据的单位是bit,将读出数据乘以sensitivity得到mg单位的值。 HAL_I2C_Init(); LIS3DH_GetWHO_AM_I(&dump) ......
jmsht33 MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 436  2600  1376  2887  754  41  44  20  46  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved