电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB105M000DGR

产品描述LVDS Output Clock Oscillator, 105MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB105M000DGR概述

LVDS Output Clock Oscillator, 105MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB105M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率105 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
英特尔披露下一代安腾芯片的电源管理技术
英特尔本星期将在旧金山举行的国际电气电子工程师学会国际固态电路研讨会(ISSCC)上发表一篇论文,披露英特尔将用于今年年底推出的下一代安腾处理器中的两项电源管理技术。   据英特尔数字企业 ......
zbz0529 电源技术
哪位大神给看一下程序哪里出了问题,我是想用码盘测试电机速度,可数码管数值总是为0
该程序是我在网上找的,怎么调也调不出数值 ...
苗子 51单片机
这里有谁在卖st的spiflash啊!急需m25pe16!
请留下联系方式 或电邮 zxy123657@163.com tel:13501847593 张先生 本来使用atmel的45代161和321的 想用st的替代。请留下联系方式...
hywwenger stm32/stm8
请问在evc下如何配置directshow的编译环境?
我用的是ce5.0,WINCE500\PUBLIC\DIRECTX\SDK 这个目录里面有INC、LIB、SAMPLE三个目录 不知应该怎样配置呢?用模拟器。 VC下配置directshow的我就知道,但貌似写CE的不能用VC那些库的吧?...
jackychao 嵌入式系统
老生不常谈之应届毕业生的优势
作者:华清远见嵌入式学院讲师。 一直以来在企业招聘方眼中,应届毕业生往往都是没有经验、不懂规范、责任心不强、跳槽频繁等一系列问题的代言人,诸如“要求工作经验至少2年以上”之类的需 ......
bjfarsighttop 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 98  1080  1014  2552  2436  16  21  54  50  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved