电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA33M0000DG

产品描述LVDS Output Clock Oscillator, 33MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA33M0000DG概述

LVDS Output Clock Oscillator, 33MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA33M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率33 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何完成AD 中制作原理图模板及调用?
本帖最后由 qwqwqw2088 于 2019-8-26 09:00 编辑 Altium Designer9中如何制作原理图模板及调用,具体操作如下: 1. 新建个原理图文件。 2.  Design->DocumentOptions,把  ......
qwqwqw2088 PCB设计
基于msp430f149的ds1302程序
调试了一个基于msp430f149的ds1302程序,在这里分享一下。...
hjl240 微控制器 MCU
元器件外购进库检测一般细则
一、电阻 1)目视检查,来料包装应完好无破损,标识清晰; 2)色环颜色清晰易于辨认,色环颜色与标称阻值相符,引脚无氧化、发黑; 数字标注正确。 3)阻值与色环标识一致。 4) ......
qwqwqw2088 模拟与混合信号
学习中:模拟世界的最重要构成——信号链与电源
模拟世界的最重要构成——信号链与电源 >>点击进入专题 信号链是连接模拟世界和数字世界的纽带。一座大桥除了骨干,还离不开从钢筋到水泥,从桥墩到道路的一系列结 ......
EEWORLD社区 TI技术论坛
有人出售TI 48元的LM3S8962吗?我要买!~
如题,请联系QQ282484887 想买来学习学习 但是由于是学生 申请的时候没有给我...
wanghongyang 淘e淘
闹钟问题!!
现正在做一个手机闹钟程序,用EVC开发。希望实现周期提醒功能,比如在星期一三五闹。准备用timer来实现,但不知采用那种实现方法,现在有样一这个思路,就是设置定时器周期性(比如10秒)扫 ......
nankeey 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1524  655  2254  850  2350  31  14  46  18  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved