电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA484M000DGR

产品描述LVDS Output Clock Oscillator, 484MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA484M000DGR概述

LVDS Output Clock Oscillator, 484MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA484M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率484 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
stm32外扩sram读取数据问题
我的sram用的是is61lv25616al 256k的。我存储的数据宽度是8bit,读数据的时候发现一个问题,它会以4000多个数据为单位反复7次再接着读下面的。。。。纠结了快两天了找不出原因。请教有没有人遇到 ......
雨夏 stm32/stm8
【MSP430共享】基于模糊神经网络的输液监控系统设计
以 MS P 4 3 0 M C U为控制核心 , 结合输液传感器、 电动执行器、 液晶显示、 键盘等 , 实现 了对输液过程的 自动监控。由于输液系统是一个非线性、 时变、 滞后 的复杂控制对 象. 采用传统 ......
鑫海宝贝 微控制器 MCU
P3_7脚在作为普通引脚使用时,有什么需要注意的吗?
为什么我使用仿真器仿真单片机时,该脚一直为0...
j1a2s3o4n 51单片机
焊了个51的板子,除GND脚所有都是高电平,求帮助
程序在别的板子上测过了,木有问题。引脚什么的也都是通的,现在想着是不是晶振电路的问题,要不就是复位电路? 晶振的38,39脚测出2v,不变。对了,31脚的EA用接高电平么?我接不接效果一样。 ......
timfay 51单片机
modelsim仿真遇到问题
modelsim仿真时提示error loading design ,怎么破? ...
爱风流 FPGA/CPLD
IBM移动硬盘问题~!(急)
大家好,我有一个IBM的移动硬盘,昨天一直好好的,我插进电脑时,发现了3个EXE文件,我就随手删掉了`还把移动硬盘里的Recycled删了``然后我没停止移动硬盘,就直接把移动硬盘从USB上取了出来```当我 ......
jkwzh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1782  1229  2358  845  2645  39  57  36  14  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved