电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB763M000DG

产品描述LVDS Output Clock Oscillator, 763MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB763M000DG概述

LVDS Output Clock Oscillator, 763MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB763M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率763 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI DM8148 多核DSP 的SDK 的编译
拿到TI 的原装或者其他家第三方的dm8148的开发板的时候,面对SDK都是感觉无从下手,下面我简单介绍一下,TI的原始的SDK 是怎么安装和编译的,希望对大家有所帮助。 1 安装编译器 在li ......
灞波儿奔 DSP 与 ARM 处理器
关于EB-AT91SAM3U开发板
各位前辈们··我是刚入门 买了一块EB-AT91SAM3U的开发板 由于资料损坏现在缺失 RTX实时操作系统例程 部分 有哪位可以发给我一下么? zhuzhushuai_01@163.com 谢谢...
woailaopol 嵌入式系统
STM32F0是否支持double和long long的数据类型 ?
请教:STM32F0是否支持double和long long的数据类型 ? 开发环境为:uVision V5. 谢谢! ...
yhye2world stm32/stm8
lpc21xx编译环境问题
我们用的是如下软件,如图:36387 问题是我们的在我们的编译环境里,我们没法自己建立工程,只能使用一个建好的工程模板,那位大哥有可以自己建工程的mdk软件?能不能分享一下:congratulate:...
zhangkai0215 嵌入式系统
新手,问个问题
霍尔传感器检测电流,传感器的输出进入ad,ad再进单片机。 请问,传感器的输出需要加保护电路吗,以免对ad和单片机造成损害?...
chemical 单片机
感谢有你+主动求变的自己
这一年的经历挺神奇的,有委屈,也有收获,仔细想来,感谢自己的努力和在逆境中做出的选择,人挪死树挪活,还真是这个道理,但是道理归道理,还是要自己分析自己所处的境地和未来选择的多重风险 ......
大明58 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1672  2078  762  846  1056  9  46  44  16  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved