电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB757M000DG

产品描述LVDS Output Clock Oscillator, 757MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB757M000DG概述

LVDS Output Clock Oscillator, 757MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB757M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率757 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
学习迅为4412开发板,关于led灯测试例程的问题
学习迅为的4412开发板有一段时间了,今天遇到的问题我在qt下用了迅为的led测试例程,但是源码在我的机子上编译有问题,请问是什么原因? 大神们哪儿呢 322586 ...
马佳徐徐 嵌入式系统
求分享《射频功率放大器电路设计》这本书
本帖最后由 paulhyde 于 2014-9-15 03:01 编辑 求分享《射频功率放大器电路设计》这本书,黄智伟的 ...
zm12 电子竞赛
反比例运放输出信号出错
本帖最后由 xiaxingxing 于 2021-9-22 13:42 编辑 563960如图1所示,用运放LT1797CS5组成的放大倍数为-1倍的电路,现有以下疑问: 1、电压表XMM1的电压为-1.3V,按理说不是应该接近0V吗? ......
xiaxingxing 模拟电子
MSP430F5529 生成PWM波 with CCS
通过时钟来产生某个确定频率的PWM波 用FPGA可以得到更完美的波形,不过如果只是提供一个CLK波的话F5529LP就完全可以做到 #include unsigned int temp; int main(void) { ......
fish001 微控制器 MCU
汽车发电机调节器探讨
目前市场上出售的调节器的品种确实很多。调节器的市场大致可以分为主机配套市场以及维修售后市场。 主机配套市场的产品主要是国外品牌的调节器为主,主要又分为美系,欧系,日系的产品。 ......
1ying 汽车电子
GD32L233尝鲜开箱评测
最近都在用公司的电脑办公,因为公司网络管理原因,电脑不能接入私人邮箱,所以没有及时收到电子工程杜杜的邮件,然后呢杜杜的邮件还被搜狐当作垃圾邮件处理了,对不起了啊杜杜, 我已经把你 ......
skyworth74 GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 666  1548  1277  1509  2180  14  32  26  31  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved