电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC387M000DGR

产品描述LVPECL Output Clock Oscillator, 387MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC387M000DGR概述

LVPECL Output Clock Oscillator, 387MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC387M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率387 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
写了一个CE上跑的程序,可以和PC交互正常,但和单片机不行
不知道啥原因。CE和那台单片机都说是RS232。可为什么不能接收呢。 有朋友说是4号DTR引脚电平问题。是这个原因吗? 如果是的话,是用下面这个函数就可以修改电平了吗? EscapeCommFunction ......
Tiaholia 嵌入式系统
ZIGBEE温度采集系统
我要做的就是一个温度采集发送的系统,其中zigbee协议栈内容我不是很懂,zigbee与51的数据传输也不会,想请教大神,谢谢。 293844 ...
freezeplant 无线连接
DIY太阳能小风扇
需要材料、 太阳能马达、 哥俩好、 6个螺丝、电线、铁片(带孔的、2片)充电电池、风扇。 1、并联、太阳能电池板、 每个电池板都有一个正极 一个负极、只要把一个的正极 与一个的负极连接起 ......
凯哥 能源基础设施
基于MSP430F149的数据转发器设计
目前大量存在的人工抄表的方法已远不能适应现代化管理的需要,并由此带来的线损率的增高也必然影响电力行业的发展。线损率较高的主要原因之一就是抄表、计算和管理手段的落后,管理损耗增大。如 ......
Jacktang 微控制器 MCU
FPGA设计高级技巧(Xilinx篇)
深圳市华为技术有限公司 研究管理部文档中心 FPGA设计高级技巧(Xilinx篇) 拟制:周志坚 中研基础 日期2001/09/15...
liwenqi FPGA/CPLD
RS485总线如何实现双向通信?多主机(对等结构)不是主从结构
我现在在做基于RS485总线的多主通信设计,物理层已经知道如何完成,但是在链路层要避免RS485总线通信的冲突,先采用CSMA/CA协议来做,就是在通信前先向总线发送预约帧,但是预约帧的结构还有总 ......
heqin509 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1788  903  1774  2783  76  32  54  44  55  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved