电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB359M000DGR

产品描述LVDS Output Clock Oscillator, 359MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB359M000DGR概述

LVDS Output Clock Oscillator, 359MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB359M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率359 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
强实时开源RTOS项目正式启动,欢迎参与!
导航技术平台(www.hellognss.com),最近正式启动了强实时开源RTOS项目, 希望有识之士参与国产开源嵌入式实时RTOS的讨论和研发! 需要了解开源项目详情请访问网站或加入QQ群:17839865...
wedh 嵌入式系统
谁知道有哪些欧洲ISM频段的zigbee芯片
如题,想找一些工作在868MHz的zigbee芯片,哪位大神有推荐的。...
killingspring 无线连接
如何把GPIO 封装成节点。
A:怎么能把一个 GPIO 封装成一个 /sys/device/platform/rst的节点。 B:一定要在这个目录/sys/device/platform/嘛?还有只拉高和拉低吗? A:要求的是 /sys/devices/platform/unisound/u ......
明远智睿Lan 工业自动化与控制
什么是iphone cp chip
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 ...
qliu 消费电子
集成电路设计(2)
对于MOS管必须掌握的几个公式和参数: 大信号公式: 漏极电流: 这个公式要分段讨论。 当VDS<VGS-Vt时,也就是MOS管工作在电阻区时,这个公式适用。 当VDS>=VGS-Vt时,也就是 ......
timothytangsb 模拟电子
近期王林大湿比较火呀
然后在微博上看到这个,茅塞顿开:Mad: 一只猴子混进院子,靠着会耍几手小把戏深得爷爷赏识,一时间院内动物将猴子奉为神明,极近巴结之能事……猪很是不解:那些把戏有什么奇妙的,连我这个 ......
mmmllb 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2406  2379  2087  1414  1819  9  47  4  35  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved