电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB47M0000DG

产品描述LVDS Output Clock Oscillator, 47MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB47M0000DG概述

LVDS Output Clock Oscillator, 47MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB47M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率47 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
SPWM波生成工具
用于逆变过程中的SPWM生成注意不是程序生成器仅仅生成SPWM的数据SPWM程序采用查表法时可以用到 SPWM波生成工具,提供了两个SPWM波生成软件,用于查表法的使用 大家根据选择使用即可 下 ......
qwqwqw2088 模拟与混合信号
第二周SENSORTAG的工程环境搭建
先自己去下载IAR,我用的8.30然后打开文件https://bbs.eeworld.com.cn/forum.php?mod=image&aid=146589&size=300x300&key=220961f30369fd97&nocache=yes&type=fixnone可以进行协议栈的分析和修 ......
jsxykj1 无线连接
TI TMS320F28335的EPWM如何软件强制开关状态
在DSP用于电机控制的应用中,有时需要用到强制脉宽调制(PWM)的脉冲开关状态这种操作,比如封锁脉冲以停止电力电子开关管工作; 在上电的初始时刻,经常也需要对PWM状态进行一种强制的初 ......
fish001 DSP 与 ARM 处理器
备战国赛,跟帖列出所需传感器用途及型号!
参加国赛的朋友们,常常苦于买不到合适的传感器,或者无法辨别真假。 现在,请跟帖列出你备战国赛所需的传感器型号。 对于用途比较广泛的型号,我们将联合坛子里资深坛友laoguo以成本价提 ......
EEWORLD社区 电子竞赛
“intel SoC FPGA学习心得”+课时5中GDBServer我的实现方法
本帖最后由 STM32F103 于 2019-5-18 18:59 编辑 我用的是DE10-Nano的板卡,并且所用的Quartus的版本为16.1,在学习课程的过程中,其中第5课时关于GDBServer的使用,发现和小梅哥视频中的操作 ......
STM32F103 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 440  1640  2790  1222  2716  20  39  26  55  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved