电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC381M000DGR

产品描述LVDS Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC381M000DGR概述

LVDS Output Clock Oscillator, 381MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC381M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率381 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问TLC5540,TMS320VC5402,AD9852,CW7815,CW7915,TPS73HD318,TL431在protel的哪个库中可以找到?
请问TLC5540,TMS320VC5402,AD9852,CW7815,CW7915,TPS73HD318,TL431在protel的哪个库中可以找到?...
charon2 模拟与混合信号
一个关于USB的问题
我用LPC2144和一片图像传感器做了个图像采集的系统,使用USB传输数据。硬件和固件程序大都是参照周立功的书上来做的。使用USB总线供电。我把USB和PC机连接后,上位机根本没有反应,更别说枚举了 ......
awingn17 嵌入式系统
PIC18代码求教
PIC18代码求教 下面代码不知哪里有问题?仿真总通不过。求教高人指点,万分感谢! #include <pic18.h>#define uchar unsigned char#define uint unsigned intvoid Delay(uint xms){int ......
zhangjun1960 Microchip MCU
如何看懂电路图
如何看懂电路图...
设计王者 模拟电子
诚聘暖通给排水自动化中工可省外
只找缺口证,不压证!!杭州单位诚聘建筑特种工:电工、焊工、架子工、、、等中工:机电相关专业(可带A),电力,给排水,暖通,,,等福利待遇优厚,名额有限有的抓紧时间联系我!!!联系方 ......
PANPAN007 求职招聘
为什么不能访问全局变量???,没有见过这么奇怪的问题
在EVE里, 在一个CPP文件里我定义了一个全局变量int a,在主线程里通过响应某一事件来刷新 这个全局变量的值。在一个工作线程里通过一个循环来判断a的值是否等于1来决定是否跳出循环 为什么在 ......
wvp333 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2485  88  758  2121  382  7  29  45  22  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved