电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA142M000DG

产品描述LVDS Output Clock Oscillator, 142MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA142M000DG概述

LVDS Output Clock Oscillator, 142MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA142M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率142 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DSP电源解决方案
DSP电源解决方案...
安_然 DSP 与 ARM 处理器
代码阅读器第一个版本, 请大家试试
代码阅读器第一个版本, 请大家试试 http://code-search.kingofcoder.com/...
bingshan1129 嵌入式系统
Helper2416-19——裸机第十弹——S3C2416中断控制器+定时器中断实践(附源码)
本帖最后由 yuanlai2010 于 2014-7-26 20:16 编辑 裸机第十弹——S3C2416中断控制器+定时器中断实践 参与Helper2416开发板助学计划心得 看了下S3C2416的中断控制器的配置还是比较简单的 ......
yuanlai2010 嵌入式系统
MSP430和CC1101的唤醒设计
随着计算机通信技术的迅速发展和因特网的广泛应用,尤其是工业控制领域的应用越来越广泛,物与物之间能够直接通信就变得愈加重要。特别是在仓储系统中,目前主要使用无源RFID(Radio Frequenc ......
Jacktang 微控制器 MCU
说一下MSP430硬件I2C使用方法
硬件的I2C控制器终于调出来了,其实最好的参考资料还是TI官方提供的。代码参考了MSP430的User’s Guide和ApplicationNote,下面提供IAR工程并做简要解释:采用的芯片:MSP430F1611(USART0 Mast ......
Jacktang 微控制器 MCU
智能电机开发。。高手请进。。
我们公司刚从国外引进一种电机。让我们来做开发。。。这种电机我们可以通过usb ,通过现场总线(can总线),modbus对其进行控制。好像选用瑞士的saia 的plc 接口板卡都已经做好。。。。现在公 ......
makun 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 343  1372  1774  1250  2405  50  38  32  25  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved