电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB979M000BGR

产品描述LVPECL Output Clock Oscillator, 979MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB979M000BGR概述

LVPECL Output Clock Oscillator, 979MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB979M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率979 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
MM32开发板测评等你来!
MM32开发板测评等你来! 开发板申请:即日起至10月7日(因碰巧遇到国庆长假,故测评名单会分两波发出,一波于国庆前两天公布并发出,剩下的国庆后公布及发出)活动总时间:即日起至11月15日 ......
okhxyyo 机器人开发
【求助】关于msp430f149与msp430f169在用proteus8.0中仿真时的选择
关于MSP430F149和MSP430F169在proteus8.0中替代芯片的选择,在proteus8.0中这两款芯片都是没有的,仿真就不知道怎么选了。哎,学艺不精,拿着MSP430单片机头都大了,资料是在是太少了。...
electricer 微控制器 MCU
本周话题:聊聊PID,说说你的体会。附送精品PID资料两枚
423696 PID是最经典最常用的一种控制方法,在工程领域中也应用最广。在传统PID的基础上,又衍生出了各种PID,比如模糊PID,预测PID…… 今年准备控制类赛题的同 ......
高进 电子竞赛
易电源纳米模块接反会烧毁,其他人也多注意吧
今天准备测试一下易电源-纳米模块LMZ10501,预先做了个底板,方便测试用,此时已经意识到有接反的可能性,特地标出方向,结果再次上电时还是给接反了,伤心之余只能总结经验了。 我将模块整 ......
role_2099 模拟与混合信号
MSP430 LaunchPad 8X8点阵显示
原理图设计和参考源代码如下: 本帖最后由 hansonhe 于 2012-2-9 17:19 编辑 ]...
hansonhe 微控制器 MCU
PCB设计者必看资料
一些画PCB时的技巧。有些用处...
0957 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 813  1617  541  440  2053  37  38  13  11  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved