电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA1339M00DGR

产品描述LVDS Output Clock Oscillator, 1339MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA1339M00DGR概述

LVDS Output Clock Oscillator, 1339MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA1339M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1339 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2010年三月江苏三级偏硬考试
今天刚考的江苏三级偏硬,微机原理这学期还没学。。。连猜带蒙终于把所有都填满了。。。 测一下人品。。。哈哈。。。 有哪位仁兄知道答案的,请教一下,谢谢。。。...
gyl52114 嵌入式系统
CC4001 四2输入或非门
CC4001 四2输入或非门格式:PDF,内型:电子书本文很详细的介绍了CC4001芯片的运用...
rain 嵌入式系统
msp430FW427的电压电流频率程序
大家好!最近在写一个430程序,准备把别的型号的采样程序移植到MSP430FW427中去,但是.h中没有找到ADC寄存器的配置?怎么回事?如何修改?求各位帮助。 ...
不随风 微控制器 MCU
张飞10年研发经验电子工程师精华经验分享
这个贴子前段时间陆续在网上发放过,那时候是一边整理一边发放的 。 近段时间小编全部架构整理完。 个人认为,一个系统的框架学习很重要,无论是哪个行业,哪门课程。是否有经过系统的 ......
shijianquna 模拟电子
整流杂谈—by maychang
整流杂谈 作者:maychang 目录 整流杂谈(一) 整流杂谈(二) 整流杂谈(三) 整流杂谈(四) 整流杂谈(五) 整流杂谈(六) 整流杂谈(七) 整流杂谈( ......
okhxyyo 电源技术
基于TMS320F28335 实现float型转同样数值的字符串型
我想基于TMS320F28335 实现float型转同样数值的字符串型,例如0.354转化为“0.354”,上网查阅资料,多数推荐使用函数sprintf,但是我在程序里使用sprintf函数,程序运行完sprintf后就貌似跑飞 ......
大笨笨 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 451  1454  94  2565  420  7  24  54  8  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved