电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA659M000BGR

产品描述LVPECL Output Clock Oscillator, 659MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA659M000BGR概述

LVPECL Output Clock Oscillator, 659MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA659M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率659 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于稳压管和TVS管的使用,跪求大神!!!
齐纳二极管稳压精度可以做的比TVS管高。TVS瞬态响应比稳压管快。同时TVS管的功率较大,而稳压管的功率较小。 TVS可用于保护设备或电路免受静电、电感性负载切换时产生的瞬变电压,以及感应雷 ......
放开那个鸡腿 TI技术论坛
ARM 初学者
大家好,我是一个大二的学生,ARM初学都,请大家介绍下应该如何学习才会更有效,...
zhiha258 ARM技术
DSP接口
DSP接口...
安_然 DSP 与 ARM 处理器
原来要拔掉jtag
当初用stm32时,我发现,用仿真器下载程序后,把仿真器与电脑相连那头拔掉程序就不能正常运行了。偶然的一次,我发现把jtag也拔掉,就可以了。只拔与电脑相连的usb,仿真器虽然没电了,但它的接 ......
ienglgge ARM技术
用FPGA实现对128KB,16bit数据的采集?
输入为模拟信号,查到部分FPGA内置的ADC都是12bit 达不到要求,只能先输入ADC再用FPGA采集吗?速率这么低,能直接ADC之后输入上位的M0吗?...
SsvepX FPGA/CPLD
TM4C129x 开发板关于读取MX66L51235F EEPROM的问题
在使用过程中,直接调用官方提供的API(mx66l51235f.h),但是在MX66L51235FInit(ui32SysClock);初始化时配置不过,一直停留在Reset_handler段 file:///C:\Documents and Settings\Administrat ......
LLj 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 583  701  2317  2693  911  12  36  9  6  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved