电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA390M000BGR

产品描述LVPECL Output Clock Oscillator, 390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA390M000BGR概述

LVPECL Output Clock Oscillator, 390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA390M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率390 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
单片机种类_1
华信单片机提供 应用中的单片机品种繁多,现拣几种主要的单片机及相应公司的网址介绍如下: 8051单片机:8051单片机最早由Intel公司推出,随后Intel公司将80C51内核使用权以专利互换或出让给 ......
mslch 单片机
【Silicon Labs 开发套件评测】+串口打印霍尔传感器Si7210数据
560115 EFM32PG22 Dev Kit板载了一颗I2C接口的数字霍尔传感器Si7210,主要参数如下: 560110 560109 可见其特点是超级低功耗,还内置了一个温度传感器。 附上数据手册: ......
dql2016 Silicon Labs测评专区
XILINX FPGA (天津)技术研讨会邀请函
XILINX将于2011年11 月11 日在天津举办XILINX FPGA设计技术研讨会, 安富利-科汇诚挚邀请您的参与,欢迎大家届时参加!   研讨会具体安排如下: 时间: 2011年11月11日(周五) ......
EEWORLD社区 FPGA/CPLD
IDE硬盘PIO写数据,开始非常快,但之后每写入32K数据就必须等待10秒左右!为何???
各位大侠: WindowsXP环境下,PIO写磁盘, 第一次写数据大约1M内速度都还可以,到达约4.7M时,速度变慢,每写入32K数据要等10秒左右; 第二次写数据(同一位置开始写),上一次写过的范围内 ......
iboy 嵌入式系统
串口接收问题大家帮忙看看
在开发板上实现了一个用rtc做的时钟,现在想要让串口调试助手发送一个命令+想要目标时间,通过uart传送给stm32后可以修改成想要的时间,但是我做完后发现不是每次发送都可以更改时间,同一条命 ......
cyhssw12 stm32/stm8
ISD4004
也许你用得着!...
80后 单片机

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2897  2527  1598  2145  981  59  51  33  44  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved