电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1393M00BG

产品描述LVPECL Output Clock Oscillator, 1393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1393M00BG概述

LVPECL Output Clock Oscillator, 1393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1393M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1393 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
[求助]谁有贴片4953SC的PDF资料
大家好!我在网上找不到贴片4953SC芯片的PDF资料,谁有的话给我传一份好吗?谢谢! 还有这件在元件里还找不到,在那个库里呢?...
skingshere 嵌入式系统
电流源(以及电流阱)——对顺从电压范围的理解
本帖最后由 dontium 于 2015-1-23 12:46 编辑 许多人在我们的论坛询问如何进行各类电流源的设计——恒定电流、压控电流、AC 电流、大电流、小电流、有源电流源以及无源电流阱等。一篇博文不可 ......
德州仪器 模拟与混合信号
被五十元践踏的自尊
看完一定要转啊.. http://upload.ppstream.com/UploadFile/2008-2/2008020712551323602775728.jpg 一名收破烂的老人不小心划破了一年轻女子的牛仔裤,因拿不出对方要求的50元赔偿,老人下 ......
emily 聊聊、笑笑、闹闹
mini2440的外部中断程序,能直接在RAM中实验么?
裸机程序,就想验证了按键触发的外部中断。可以直接DOWN在RAM里面看效果么?...
ounie 嵌入式系统
关于WINCE的网络问题
简单的说,就是我编译出来的NK.NB0无法从路由器获取正常的地址,最后得到的地址都是169.254.*.*这样的私有地址,如果设置静态IP就无法ping通。。。communication service and networking下面的W ......
heyuqi 嵌入式系统
你收到过这样的祝福短信吗?
据说是虎年最流行的祝福短信,不知流行到你那里否? 1新的一年,新的开始。新的希望,新的生机。新的机遇,新的业绩。新的业绩创造更多财富,新的财富带来更多工资。祝你虎年月资千万,年薪上亿 ......
lixiaohai8211 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 967  1400  2876  322  2820  20  29  58  7  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved