电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1386M00BGR

产品描述LVPECL Output Clock Oscillator, 1386MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1386M00BGR概述

LVPECL Output Clock Oscillator, 1386MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1386M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1386 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
电子产品软件开发硬件设计产品设计
本人做电子产品设计近二十年了,经历了行业的超起落落。随着专业的技累,总想自己能独立做点什么。。。 如果有本专业问题要咨询的,可以提问我来解答:pleased: ......
EVA2016 消费电子
帮我写个主函数好不
用430 launchpad 做一个信号发生器,代码缺主函数,新手不太懂,求教啊!!...
xueshengke 微控制器 MCU
举报
有几位朋友要加我为好友,但是传播淫秽色情内容,并且做广告,希望能够处理一下,谢谢! milexiu limeolw voerkor roolrex aimimi2018 一共是这几个人,谢谢!!!...
沽名钓誉 为我们提建议&公告
传说I+2+C=I2C
I2C的工程应用 本工程基于LM3S8962的I2C总线来模拟EEPROM(CAT24C02)传输协议的操作过程,系统简单实用,可以移植到所有的LM3Sxxx系列的MCU上。 在PROGRAM中,采用INT的方式进行数据传输过程的 ......
shilaike 嵌入式系统
AM335x-beaglebone开发环境之ubuntu10.04安装至VMware
1. AM335x-beaglebone开发环境之ubuntu10.04安装至VMware 1. Install VMware-Tools2. install ti-sdk-am335x-evm 3. run ./setup.sh4. install the Graphics SDK5. 设置USB,sud首先在VMware ......
mars4zhu DSP 与 ARM 处理器
弱问 wince怎么用directdraw,想把yuv的格式显示出来
如题,就是有些不懂帮忙科普下,上网貌似搜不到什么...
yangxiao123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1786  1315  2007  2631  2532  13  31  17  48  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved