电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1129M00BG

产品描述LVPECL Output Clock Oscillator, 1129MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1129M00BG概述

LVPECL Output Clock Oscillator, 1129MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1129M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1129 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
一个搞模拟集成电路设计的菜鸟之谈
本帖最后由 tee是裤子 于 2014-9-17 17:31 编辑 转自ADI中文技术支持社区:https://ezchina.analog.com/message/20100#20100 20世纪80年代以来,数字信号处理算法和集成电路迅猛发展,虽 ......
tee是裤子 工作这点儿事
PPC2002中文模拟器哪里有下载啊
找个半天也没有找到,知道哪位大侠知道,给个网址连接...
axiaoyeah 嵌入式系统
疫情结束后你最想做的事情是什么?
网友们说他们无比想念外面新鲜的空气,想念外面的火锅、披萨、汉堡包、薯条、麻辣烫、烤冷面、水煮鱼、酸菜鱼、烤鱼、羊肉串、烤肉...... 你们呢? ...
led2015 聊聊、笑笑、闹闹
记忆科技苏州研发中心最新招聘 20180913
记忆科技苏州公司/北京需求: 1、PDT经理(高级产品经理) 2、验证经理(SOC验证优先) 3、验证工程师(系统 & 模块验证均有需求) 4、后端工程师(PR方向) 5、前端工程师(IP设计) 6 ......
maggiemamaqiao1 求职招聘
KEIL调试初始化的问题
单步调试 Vectors LDR PC, Reset_Addr LDR PC, Undef_Addr LDR PC, SWI_Addr LDR PC, PAbt_Addr ......
fancunyuan 嵌入式系统
实习生要加油,阿雅要加油
从4月27号,毕业大合照,继而毕业晚会,大家一起吃饭留念之后,宣誓了我们已经从学校出来,正式进入实习岗位。5月8号,正式开始我人生的实习工作生活了。 刚到医院的那天, ......
merrui 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2279  1134  1691  2638  2384  17  57  52  51  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved