电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1318M00DGR

产品描述LVDS Output Clock Oscillator, 1318MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1318M00DGR概述

LVDS Output Clock Oscillator, 1318MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1318M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1318 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TSP-Link——TSP控制的基本原理
测试设置 此测试使用TSP-Link连接测量仪器,其中2602用作主设备。此测试不使用触发模型,而用脚本执行单行测试。在支持TSP-Link的系统中,一台仪器(连接至GPIB或以太网等通信总线的设备)必 ......
Jack_ma 测试/测量
跪求各位高手!!
各位大仙: 谁有摩托罗拉芯片的C语言开发环境啊,windows版的。我用的芯片是68HC08的。 在此跪谢了啊!!...
呱呱 单片机
DDR控制器验证
有一句程序是这样编写的如:dq_d(15 downto 0)'Z');用ISE自带的仿真软件进行时序仿真时高阻态可以输出,但是下载到SPARTAN 3E板子的时候就输出不了高阻态,抓取的波形应该显示高阻态的位置显 ......
baobaodreamer FPGA/CPLD
晒晒我那高大上的天堂伞【TI WEBENCH】
今天收到了论坛寄来的天堂伞。一开始觉得只是一个普通的晴雨两用伞,并没有什么特别的。 173391 173392 尺寸也不大,刚好够一个人打的那种。 神奇的地方在下面。 173390 伞炳上有类 ......
lonerzf 聊聊、笑笑、闹闹
谁知道哪有5969的驱动下载啊
电脑突然罢工,于是手残把驱动卸载了,现在识别不了了:Cry: 191314 ...
数码小叶 微控制器 MCU
啤酒瓶电话机
43147如果你看到有人抱着酒瓶口若悬河地自言自语,千万不要认为这是个走火入魔的酒鬼,也许他只是在打电话...
xyh_521 创意市集

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 280  1381  789  108  761  29  38  50  58  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved