电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB1395M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1395MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB1395M00DG概述

CMOS/TTL Output Clock Oscillator, 1395MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB1395M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1395 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于FPGA的UltraDMA数据记录系统
61365...
V3FPGA2011 FPGA/CPLD
关于PID控制温度的问题
大伙,我现在有一个加热设备,其惯性比较大,就算发热管到温不加热也会上冲十几度。所以我就采用间断加热,可是还是会冲5、6度,现在想用PID控制,可是搞了几天都没调好。首先,若采用增量 ......
dqhhqd12 嵌入式系统
出来混总是要还的。。。
在研究c2000的编程和instaspi foc 时,看一些原理图比较吃力,发现相关的电路,电路板的知识非常薄弱,因为是从结构设计的行业刚转行不久,学习起来有点吃力。所以说,想询问看哪些书籍和相关 ......
Mavine 微控制器 MCU
如何从PROTEL99SE导入CAD文档
我从PROTEL导入CAD文档时,无法1:1的导入CAD的线长尺寸。CAD的文档是.dxf。 CAD导入PROTEL时,线的尺寸大了8倍。 请各大侠解决!...
lshai9518 PCB设计
请大家帮忙分析一个问题,wince启动时老出现的几句话。
d:\45.jpg请大家帮忙分析一个问题,wince启动时老出现的几句话。我并没有修改public里面的源码。但每次启动都有这个问题,大家帮忙分析下!...
shenqibuhui 嵌入式系统
ADSP TS201链路口收发数据的 程序谁有啊 请帮帮忙 急用 我的怎么也调试不成功
ADSP TS201链路口收发数据的 程序谁有啊 请帮帮忙 急用 我的怎么也调试不成功...
max 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1857  596  2579  2090  2543  9  50  21  19  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved