电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA127M000BG

产品描述LVPECL Output Clock Oscillator, 127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA127M000BG概述

LVPECL Output Clock Oscillator, 127MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA127M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率127 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
盘点我的2015
本帖最后由 chenzhufly 于 2016-1-3 15:22 编辑 2015已经悄然的离我们而去,时间已经叩开了2016的大门。回望2015,点点滴滴历历在目。生活、工作都在稳步推进,虽然有些平平淡淡,波 ......
chenzhufly 聊聊、笑笑、闹闹
LPC1313定时器查询方式
泡论坛,发现使用LPC1313系列的定时器时,都有说先配置I/O口,可我想使用查询方式实现延时几百毫秒这样的功能,也需配置I/O口,定时器不用与I/O口相关联起来吧??是不是查询到TC的值与MR0的值 ......
lilipeeeee 单片机
有没有觉得现在做PCB的门槛越来越低,什么原因呢?
现在稍微做下电路的人都会去打样,去做PCB,这里不论PCB或者电路的设计情况(大家也知道良莠不齐) 到底是什么让PCB的门槛越来越低呢? 121915...
wstt PCB设计
大家有谁知道“铭心软体”的串口测试相关软件是什么?
串口测试的软件的全称是什么,哪里有下。谢谢了。我近来不知如何实现PC向串口发送“BREAK”信号,据说该测试软件可以实现。...
nanhe 嵌入式系统
raw-os 中高精度时间的测量以及延时的实现
有些人可能会埋怨raw-os中没有us级别的延时以及us精度的时间测量,其实这个机制早就是有了,只需要打开一个宏定义开关就好了。 把下面的开关定义为1就好了。 #define RAW_CONFIG_CPU_TIME ......
jorya_txj 嵌入式系统
error LNK2019: unresolved external symbol...问题!急
本人在做音频插件时调用amr标准库的函数,但是在关联amr-nb标准库时出现下列问题,请高人指点如何修改?因为插件是windows ddk 2600 编译的,不是vc编译。在网上查了很多资料都是在vc的setting ......
bpt888 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2468  1950  1131  2273  1021  59  18  52  23  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved