电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA123M000BG

产品描述LVPECL Output Clock Oscillator, 123MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA123M000BG概述

LVPECL Output Clock Oscillator, 123MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA123M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率123 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
硬件PCB板草图,先发出来,期待板砖(更新完善中)。
拖了好久的PCB板图,到今天还是没画好,实在是不好意思,工作事情太多,没空弄,仓促中出个草图,大家讨论先,慢慢改进完善! 由于是第一次用Allegro软件,对他的约束规则的设置不是很熟悉,所 ......
tzenmelew DIY/开源硬件专区
十进制转换成BCD的汇编程序
十进制转换成BCD的汇编程序...
lelte 嵌入式系统
Cadence PCB封装库求救
我最近在做一个项目,用到Cadence.之前一直都用ALTIUM DESIGNER软件,现在用Cadnce时感觉PCB封装建库很麻烦,请问有现成的比较丰富的Cadence库吗?求大家发我一份,Rephontil168@163.com。谢谢 ......
Rephontil PCB设计
有关8位移位相加乘法器设计
今天我们做实验,我选了个8位移位相加乘法器设计的,结果在实验中没实现8位相乘,可以实现4位相乘,而且我当时做的是接了个5KHz的脉冲,然后想法是通过16个拨码开关产生乘数和被乘数,然后通过1 ......
emnqsu FPGA/CPLD
【TI荐课】#直播回放 : TI 新一代集成 PA 的 Zigbee 3.0 及多协议解决方案#
//training.eeworld.com.cn/TI/show/course/5626...
llllllshenhai TI技术论坛
无线遥控用51系列单片机常见的一些异常现象
51系列单片机工作时生会产生比较强的电磁辐射,它产生的频率在9MHZ-900MHZ,因此它会影响任何此频率内的无线电设备的接收灵敏度,甚至无法拉开接收距离。这时可以把晶体频率选择在500k以下,可 ......
KG5 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2826  2189  1665  1086  2866  9  15  55  32  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved