电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFB17.920/16.665

产品描述PLL/Frequency Synthesis Circuit,
产品类别信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GATFB17.920/16.665概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFB17.920/16.665规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明,
Reach Compliance Codecompliant
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
秀一下传说中的探卡/针卡/PC
本帖最后由 wsmysyn 于 2016-10-18 22:00 编辑 如题 最近在出差,以前搞FT测试比较多,CP现场接触不多,最近有幸亲自到现场看看,:lol 对于CP(中测,或者叫chip probe)唯一感兴趣的就是 ......
wsmysyn 聊聊、笑笑、闹闹
PowerLogic初学者快速入门教程
此PowerLogic教程是以帮助初学者快速入门为主,全部采用图形化的介面,一步一步照做就可以,本教程以如下顺序安排进程: 1、学习制作原理图库中的元件;2、学习画原理图;3、创建网络表;4、输 ......
fighting 模拟电子
MSP430F149做GPRS驱动,发送字符多后老是莫名的重启?
用MSP430的串口1驱动GPRS模块SIM300DZ,发送短信,发送124个字符,正常工作,发送150个字符,单片机会重启动,莫名奇妙的原因,请问,430可以查出是什么原因引起复位的吗,比如说复位中断函数有 ......
ngkj1981 微控制器 MCU
【国产FPGA高云GW1N-4系列开发板测评】动态数码管显示之秒表
本次就进行数码管动态显示练习 一、目标 利用三个拨码开关和四个数码管进行秒表计时。即一个拨码开关开始计时,一个拨码开关暂停计时,一个拨码开关复位。 二、原理 1、动态数码管 ......
怀揣少年梦 国产芯片交流
FPGA(cyclone4)开发板第二期终于拿到开发板了(上图上图)
期待已久,望眼欲穿, FPGA(cyclone4)开发板免费助学计划第二期开发板终于拿到手了,版主很用心,板子包装精美,,焊接考究,一看就知道不是我类菜鸟所能比的,希望借此次活动,好好学习,真正 ......
wsdymg FPGA/CPLD
wife-selling
4月1日媒体报道。看看维基百科的主页,便会发现今天的特写文章是一篇名为《卖老婆》(wife-selling)的文章。文章表示,这是英国的一项传统行为,可以用于结束不愉快的婚姻。丈夫只要将妻子送到市 ......
天天谈芯 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1386  2824  1072  545  1579  37  24  58  41  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved