电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V657S15BF

产品描述CABGA-208, Tray
产品类别存储   
文件大小407KB,共25页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70V657S15BF在线购买

供应商 器件名称 价格 最低购买 库存  
70V657S15BF - - 点击查看 点击购买

70V657S15BF概述

CABGA-208, Tray

70V657S15BF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明TFBGA, BGA208,17X17,32
针数208
制造商包装代码BF208
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
Samacsys DescriptionCHIP ARRAY BGA 15.0 X 15.0 MM X 0.8 MM P
最长访问时间15 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B208
JESD-609代码e0
长度15 mm
内存密度1179648 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度36
湿度敏感等级3
功能数量1
端口数量2
端子数量208
字数32768 words
字数代码32000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织32KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA208,17X17,32
封装形状SQUARE
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5/3.3,3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.015 A
最小待机电流3.15 V
最大压摆率0.44 mA
最大供电电压 (Vsup)3.45 V
最小供电电压 (Vsup)3.15 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
IDT70V659/58/57S
HIGH-SPEED 3.3V
128/64/32K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V659/58/57 easily expands data bus width to 72 bits
or more using the Master/Slave select when cascading
more than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 208-pin Plastic Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
BE
3R
BE
2R
BE
1R
BE
0R
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
R/
W
L
CE
0L
CE
1L
B
E
0
L
B
E
1
L
B
E
2
L
B
E
3
L
B BBB
E EEE
3 21 0
R RRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
128/64/32K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
16 L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L(2,3)
SEM
L
INT
L(3)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
TDI
TDO
JTAG
TMS
TCK
TRST
4869 drw 01
NOTES:
1. A
16
is a NC for IDT70V658. Also, Addresses A
16
and A
15
are NC's for IDT70V657.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
JUNE 2018
DSC-4869/8
1
©2018 Integrated Device Technology, Inc.
收一块cpld开发板,再来个top2005+编程器
收一块cpld开发板,再来个top2005+编程器...
osoon2008 淘e淘
FSMC对IS61LV25616的时序?
哪位仁兄用过STM32成功控制IS61LV25616,能不能给个FSMC时序参数的设置,感激不尽。...
fengjunmail stm32/stm8
Lattice 的LCMX0640C 的时钟与复位
看到一块板子,LCMX0640C是100pin的,74个I/O全部用了,但是没有晶振也没有复位信号输入,问下到底是怎么样工作的? 假如有内部时钟,那怎么弄?不懂哎。还有altera的什么可以代替LCMX0640C啊? ......
hmy0569 FPGA/CPLD
【TI首届低功耗设计大赛】自带程序在FRAM LOG模式下可以运行多久?
今天刚拿到MSP-EXP430FR5969,开始运行自带的程序,测试性能。 运行自带的程序,在FRAM LOG模式下,已经跑了差不多一个半小时,电压降低到了2.8V,LED还在闪,的确是很强悍。 不知道有人 ......
dcexpert 微控制器 MCU
MicroPython中文教程 V2.0
MicroPython中文教程 V2.0正式发布了! 267496 这次教程与V1版本相比,增加了ESP8266的内容,以及很多其它开发板的内容,此外还补充和修正了官方库内容。 V2版分为四个格式:pdf、chm ......
dcexpert MicroPython开源版块
有用过V/F的LM331的请进来讨论
我在使用LM331构成的V/F时,当输入信号的最大值不能超过2V,当幅值稍微大一点时,频率输出就会间断,就有段时间输入电压范围内是没有频率输出,这是什么问题啊!还有输入信号的频率改变时,也会对输出 ......
jiajunchuan 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1547  625  189  762  2492  5  4  36  44  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved