电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB432M000DG

产品描述CMOS/TTL Output Clock Oscillator, 432MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB432M000DG概述

CMOS/TTL Output Clock Oscillator, 432MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB432M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率432 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
东芝光继电器TLP3547评测
收到TLP3547EVM也好久了,主要是为了测试TLP3547控制GPRS模块的电源的通断。光继电器没有导通的话,电源断开。 382267光继电器导通后,SIM模块可以工作。 382269 测试接线图,从开发板上取了3 ......
cat3902982 东芝光电继电器TLP3547评测
stm32采集的信号通过485传输到电脑为什么显示不出来啊,但是可以通过串口传输成功
采集了3路电压信号,想通过485传输到电脑的串口助手显示出来,但是什么都没有。当勾选了16进制显示之后,会显示出整数部分。。。求大神解答啊...
呼呼呼呼qwe stm32/stm8
这么好骑的小蓝车居然出问题了
这么好骑的小蓝车居然出问题了,真是有点可惜,小区门口停了不少无人打理、落了不少灰尘的小蓝单车。 曾经那么喜欢小蓝,也解救了不少小蓝 希望小蓝再次站起来,被推广。。。 ...
zhangdaoyu 聊聊、笑笑、闹闹
傍晚时分,估计被馒头噎住了
傍晚时分,估计被馒头噎住了...
wangfuchong 聊聊、笑笑、闹闹
电子工程师怎么考?
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 请问我是应用电子专业的,考电子工程师咋考啊?考哪几门啊,要求有哪些 啊?谢谢啦!!!!!!11 ...
xianghonghejian 消费电子
有关DSP的问题,请高人指教
有谁做过有关DSP电路板调试的试验吗,下载程序到电路板时出现下面的错误, Data verification failed at address 0x500. Please verify target memory and memory map. 这是什么错误啊 ......
tongwxy 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2802  1146  315  2928  2226  21  26  41  4  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved