电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB338M000DG

产品描述CMOS/TTL Output Clock Oscillator, 338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB338M000DG概述

CMOS/TTL Output Clock Oscillator, 338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB338M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率338 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Atmel SAM D21开发板试用心得 ——利用Keil5,全速运行
本帖最后由 sjtitr 于 2014-10-10 00:18 编辑 不知怎的,一提到全速运行,楼主第一想起来的是泰坦尼克号…… 于是在这个问题上,楼主撞了冰山。所幸最后解决了,那我们来分享一下这一过程 ......
sjtitr 单片机
BeagleBone 硬件性能测试(2) ---- 上电初体验
玲珑MM好给力!说今天能拿到板子就一定能拿到,中午的时候快递公司就把BeagleBone送到了我的手上,上个点把玩一下吧。明天就要出门旅游了,哈哈启动信息如下:U-Boot SPL 2011.09-00000-gf63b27 ......
chenzhufly DSP 与 ARM 处理器
邀你参加DIY,大家一起搞事情!
一年一度的DIY活动开始啦!快快带着你的想法和创意来参加活动吧! 323529 如果你还没想好DIY什么,这里有管管们为大家准备的一些DIY关键词供大家参考:图像处理,智能监控,无线充电器,逆变 ......
eric_wang 机器人开发
CC4086------4 路2-2-2 输入与或非门
前面介绍的是CC4086的单路2-2输入与或非门的电路和原理现在我们来介绍一下4路2-2-2输入的与或非门电路...
rain 无线连接
S3C6410 ECCType 设置问题+ECC8bit算法
在S3C6410 NFCONF寄存器介绍里 ECCTYPE BIT ECC_BIT(1,4,8) 硬件设置cfgbootecc 关于上面这两个位的值手册上说的是硬件设置,但是找遍了手册都没有找到究竟怎么去设 ......
fu200621140 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 746  882  1193  2106  2824  29  47  26  14  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved