电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC23M0000DG

产品描述LVPECL Output Clock Oscillator, 23MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC23M0000DG概述

LVPECL Output Clock Oscillator, 23MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC23M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率23 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
"UI相关"的准确定义
wince6的驱动中要求不能有任何UI相关的操作. 此处"UI相关"的准确定义是什么? 是所有与GWES相关的操作吗?...
zoloq 嵌入式系统
【求助】ad421怎么使用??
AD421在配合430单片机使用时,接3.3V电压,现在不明白的问题是调整管DN25D和LOOPRIN之间还需要接电压吗?应该接多大?这点应该怎么处理?谢谢大家!!...
yuanqian 微控制器 MCU
AM335x学习心得之DDR配置
103552...
billjing DSP 与 ARM 处理器
推荐个贴片麦克风 ADI的ADMP504
这款麦克风体积小性能强,我们这边有两个专业部在用,但是长久以来,一直没能贴装到PCB上,往PCB上面贴不是堵住拾音孔就是温度太高焊废了.. 我后来琢磨了个办法,用加热台焊PCB版背面,200度.冒烟 ......
astwyg 模拟电子
【征询贴】OLED模块
1、团购备案号:002 2、团品介绍: OLED显示自发光,无需背光源,无论白天夜晚显示明亮锐利!效果远超液晶显示。 全屏点亮显示 整机耗电约22.75mA; 普通汉字整屏显示,耗电约5mA; ......
ddllxxrr 淘e淘
17XX将功耗
CM3的PLL工作在100M确实很费电啊,有没有新招可以让它从新设置PLL把PCLK降下来,在整个的工作过程中我需要PLL不断的再高频和低种切换,不知道有没有办法让PLL重新设置,而不丢失RAM中的数据。看 ......
dxf17043206 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 683  954  1590  306  2291  56  24  47  27  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved