电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC232M000DGR

产品描述LVPECL Output Clock Oscillator, 232MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC232M000DGR概述

LVPECL Output Clock Oscillator, 232MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC232M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率232 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
更高效更安全的蓝牙5.0设计
蓝牙Mesh网络标准(通过物联网解决方案将数以千计的小型设备连接在一起)发布后,引起广泛关注。而意法半导体的蓝牙SoC用户可以通过简单的固件更新过渡到新标准。因此,有必要深入了解一下这个 ......
nmg 意法半导体-低功耗射频
如何显示鼠标的指针
整了个小程序,放入车载导航里面,然后接上usb鼠标,可惜没有鼠标指针,但是鼠标点击还是有响应得,只能用手点感觉有点不方便,因为我整的程序按钮不是很大,请问下这类车载导航的wince系统插us ......
zjf911 嵌入式系统
求大神指导4301611最小系统如何设置外部参考电压!!!
本帖最后由 paulhyde 于 2014-9-15 03:02 编辑 求大神指导4301611最小系统如何设置外部参考电压!!! ...
死亡者海洋 电子竞赛
模拟信号的调制带宽怎么确定
模拟信号的调制带宽怎么确定?看到有人说模拟调制带宽指输出(或加载的)模拟信号的最大带宽,那么问题来了:怎么样算“加载上”?信号失真到什么程度算能“加载上”? 急求,望专业人士不吝赐 ......
拜月潇湘 模拟电子
说说你的第一次!
总想跃跃欲试,总是摩拳擦掌,可是总找不到一个合适你:loveliness: 说说怎么走出电子制作的第一步! 经济实用为主! 请高手赐教! 例如:选什么PCB板,做什么东西等 ......
kissme PCB设计
直流数控可调稳压电源的设计q
本帖最后由 paulhyde 于 2014-9-15 04:02 编辑 直流数控可调稳压电源的设计q,,,,, ...
gerdy 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1834  840  1210  1610  2084  9  1  35  38  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved