电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA501M000DGR

产品描述LVPECL Output Clock Oscillator, 501MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RA501M000DGR概述

LVPECL Output Clock Oscillator, 501MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA501M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率501 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
vxworks下如何实现http客户端的功能呢?
现在开发一个vxworks往web server发送一条http消息的功能,功能很简单, 发过去一条http消息,然后等待,接收server的响应http消息。 本人刚接触vxworks,只是对vxworks的socket通 ......
yunanxiang 实时操作系统RTOS
a/d对应的通道数?能同步采集6通道吗?
我在手册上看到采用间断模式,把ADC_CR1设置成6,就可以同步采集六路信号,是不是这个意识?还有ADC1和ADC2有没有对应通道啊?是不是0~8是adc1转换的通道,9~17是adc2转换的通道?还是不进 ......
twtwvfwxf stm32/stm8
nrf24l01
本帖最后由 paulhyde 于 2014-9-15 08:55 编辑 ergfdgdg ...
fenchen 电子竞赛
感谢有你
感谢有你+在我最无助的时候,朋友和家人的支持,鼓励,让我在一次一次的失败中走出来。 ...
sunmu 聊聊、笑笑、闹闹
涂鸦三明治Wi-Fi&BLE SoC NANO主控板WBRU 零代码开发物联网风扇
注册并登陆涂鸦IOT平台https://iot.tuya.com/pmg/solution 选择产品 -> 产品开发 -> 创建产品。 604414 选择一个自己想要创建的产品, 我就选一个风扇类型的,目标是希望能做到 ......
full_stack 无线连接
EEWORLD大学堂----Allegro 速成教程
Allegro 速成教程:https://training.eeworld.com.cn/course/3966allegro速成72讲...
老白菜 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1966  1054  618  1487  6  55  30  52  12  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved