电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC1113M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC1113M00DG概述

CMOS/TTL Output Clock Oscillator, 1113MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC1113M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1113 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎样用串口实现KITL调试
我的平台是pc104,我想把生成的镜像存在CF卡中,启动镜像后通过串口实现KITL(因为没有网卡,不能通过网口实现KITL),与PB相连,调试驱动。 我在生成镜像的时候要怎样设置才能让镜像启动后与用 ......
damafeng 嵌入式系统
pcb设计中飞线到底该怎么理解呢 谢谢高手们能给我解惑啊
pcb在生成网络链表后 会出现许多飞线。当移动原件时 飞线经过的端口会不断的变化 (有时经过焊盘a 有时又经过焊盘b 那我们到底该怎么理解飞线 怎么处理与飞线有关的问题呢 不甚感激啊...
liang_long PCB设计
接收机测试干扰信号问题
接收机测试干扰信号问题 LTE测试的时候,干扰信号要求是E-UTRA信号,那到底是用FDD /TDD 作为干扰信号呢? ...
gurou1 无线连接
关于TIVA例程的问题
小弟昨天下载了例程。然后将CH3_1的LCD例程复制到自己的工程中,并将其他.C .H包含进来。 之后编译,出现以下错误: "../main.c", line 156: warning #225-D: function declared implicitly " ......
过客浅 微控制器 MCU
变频控制和人机界面在纸机上的应用
介绍了纸机对变频控制的要求和多传动系统的基本控制方式,重点介绍了人机界面的通讯,以实现纸机生产过程的自动化操作。...
frozenviolet 工业自动化与控制
Nucleo-F091RC开发板的micropython固件
Nucleo-F091RC开发板的micropython固件,通过STLink写入后,复位即可。需要通过终端软件连接。 356943 此内容由EEWORLD论坛网友dcexpert原创,如需转载或用于商业用途需征得作者 ......
dcexpert MicroPython开源版块

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1464  1095  119  2182  1865  37  48  7  43  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved