电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA646M000BG

产品描述LVPECL Output Clock Oscillator, 646MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA646M000BG概述

LVPECL Output Clock Oscillator, 646MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA646M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率646 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【干货三剑客】A2B技术&AD9361之FM调频广播&电力方案齐发
剑客一:A2B精品视频——涵盖解决方案、技术资料...助您彻底了解A2B技术!{:1_113:} 奋战在汽车音频设计一线的攻城狮们,还在为汽车音频设计成本而苦恼?!还在为汽车音频性能不达标而暴走?! ......
EEWORLD社区 ADI 工业技术
BeagleBone Black设计: ZigBee模块通讯测试,活动倒数第二帖
本帖最后由 anananjjj 于 2014-6-25 13:40 编辑 眼看着活动的期限就到了!我感觉我能在结束前将我设想的基本功能实现,今天将BBB扩展版的串口1调通,并将其用于了ZigBee模块通讯上,Qt上位机 ......
anananjjj DSP 与 ARM 处理器
vxwork下手机开发,大家推荐好书好方法
c有点基础~~ windows下编程也过得去~~ 刚刚进入vxwork, 老大们推荐点好书, 不光是vxwork,实时系统, 大家觉得有用的多推荐~~...
liaozc 嵌入式系统
Allegro光绘问题
allegro在光绘文件add新的底片的时候会包含进所有的class,如何设置让新添加的底片和原有的底片里包含的class相同 ...
elivis PCB设计
转一遍感触很深的文章“程师之路”希望能引起大家的共鸣
来源:百度文库贡献者:ssf621 程师之路 恭喜,你选择开发工程师做为自已的职业 悲哀,你选择开发工程师做为自已的职业   本文所指的开发工程师,仅指程序开发人员和以数字电路开发为主的电 ......
tangguanglun 聊聊、笑笑、闹闹
一种新型高压大功率小信号放大电路
摘要:简要分析了UC3637双PWM控制器和IR2110的特点,工作原理。由UC3637和IR2110共同构建一种高压大功率小信号放大电路,并通过实验验证了其可行性。 关键词:小信号放大器;双脉宽调制;悬浮驱 ......
zbz0529 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 852  120  1044  1433  1730  15  2  12  11  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved