电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1362M00DGR

产品描述LVPECL Output Clock Oscillator, 1362MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1362M00DGR概述

LVPECL Output Clock Oscillator, 1362MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1362M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1362 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
《模拟对话》(Analog Dialogue)2014—2015年合订本
216940 不用多介绍了,直接下载吧。 http://www.analog.com/media/cn/technical-documentation/analog-dialogue/collection-2014-2015_cn.pdf ...
dcexpert 模拟电子
各位老鸟来瞧瞧:
就像人的核心有心脏,肝,肠,胃等等,语音识别的玩具飞机的核心东西需要些什么啊????我非常想造一架这样的给及,大小也就普通玩具飞机的大小吧,恳请专业的高手帮帮忙....本人万般感谢!! ......
shuiyuntianmo 嵌入式系统
数码管不显示,不知道什么原因
不知道什么原因,数码管不显示,希望能找大神帮忙查一查我的电路原理上对不对,谢谢。下面附上我的原理图附件。 ...
JERRR stm32/stm8
ARM9263软件复位
软件使用描述:本软件是利用ARM9263进行按钮采集,然后根据采集的结果更改显示状态。在使用ARM9263编程的过程中, 发现用RAM仿真时,软件不会复位;但是下载到FLASH中软件会复位。求大侠帮帮忙 ......
luozl ARM技术
浮点DSP当定点用是一样的速度吗?
比方说6713是浮点的DSP, 12.01*13.03 的计算时间和  12*13是一样的吗?还有 674x系列是Fixed/Floating-point DSP, 这样的DSP,浮点和定点计算速度有啥区别呢? ...
dsp_comm DSP 与 ARM 处理器
电感的一个问题
【不懂就问】 现在接出来一根三相动力电线,出来后通过一个三相高频电抗器和一个空开,接到我要用电的设备上, 当空开闭合,用电器正常使用, 由于电感的电流不能突变,在空开关断时 那么电 ......
shaorc 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1321  1227  1692  1678  566  58  53  30  11  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved