电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB390M000DGR

产品描述LVPECL Output Clock Oscillator, 390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB390M000DGR概述

LVPECL Output Clock Oscillator, 390MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB390M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率390 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AEV110122封装谁有吗
http://device.panasonic.cn/ac/c/control/relay/vehicle/ev/size_figure/index.jsp#ANCHOR1 继电器封装不会画,谢谢 ...
大发明家 PCB设计
网络开发笔记8_数据采集
一 TCP Socket 传输控制协议(TCP)在因特网协议(IP)之上运行。TCP 是一种面向连接的可靠的字节流服务。面向连接是指两个应用程序使用TCP时,须在它们交换数据之前建立TCP连接。 TCP 是一个 ......
yuhua8688 微控制器 MCU
惠斯通电桥的零点补偿问题
530348 最近在研究惠斯通电桥的相关知识,这个电路图是淘宝卖的模块附赠的模块原理图。文档说明解释道RP1是用于调节调整输出零点的,电桥的零点输出不为零是由于桥臂电阻初始阻值不相同,可 ......
傅里叶的猫 模拟电子
wince excel档案读取
wince 上针对excel档案进行读写. wince 不支持ODBC,实在不知道该如何方便快捷的读写excel. 大家有没有好的方式和途径读取该excel档案那.谢谢!...
yanglilong 嵌入式系统
手机电路PCB布线注意事项!
在手机pcb Layout中要注意哪些问题,还有显示部分需要布线么? layer1: 器件 器件 layer2: signal 大部分地址和数据signal、部分模拟线(对应3层是地) layer3: GND 部分走线(包括键盘 ......
qwqwqw2088 PCB设计
哪位能提供一下附图中鞭状天线原理图的清晰图,谢谢
哪位能提供一下附图中鞭状天线原理图的清晰图,谢谢,请问 (1)图中的馈电点是什么意思,作用是什么, (2)下臂是什么,是天线的外壳吗? 552403 ...
深圳小花 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1756  997  2287  372  491  47  13  5  21  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved