电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JB159M000BGR

产品描述CMOS Output Clock Oscillator, 159MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JB159M000BGR概述

CMOS Output Clock Oscillator, 159MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JB159M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率159 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
关于MSP430F6638锁频环的 ,有没有人用过,帮忙解读一下,尤其是标注红色的的那两句
#include #include #include #include #include "dr_lcdseg.h" //调用段式液晶驱动头文件 #define XT2_FREQ 4000000 #define MCLK_FREQ 16000000 #define SMCLK_FREQ 400000 ......
wobuaihx 微控制器 MCU
笔记本电脑电源适配器—应对效率挑战
引言 不久之前,笔记本电脑的功能有限,如功率要求仅为50-70瓦(W)。近年来,功率要求攀升到100 W范围以上,但重量和尺寸的期望没有相应地改善。此外,需要满足规范中的低待机功率性能、外部电源 ......
ok123 电源技术
关于PCB高速信号走线中匹配电阻/电容 位置的摆放
大家好~请教个问题哦! 关于PCB走线时,经常看到有差分线/时钟线 有做了匹配电阻 匹配电容 ,想知道这些电容/电阻位置怎么摆放,放前端还是后端,对信号有啥影响! 图片中TX 是相对于CPU而 ......
hgy10086 PCB设计
请前辈指点下这条指令是什么意思?
MOV RO, R1, LSL #3 ;RO=R1*(2**3) 1. 这条指令注释中的*号是什么意思? 2. 这条指令注释中的2**3是什么意思,是2的3次方吗? 谢谢~~~~...
andy211457 嵌入式系统
绿创集团成功研制出欧Ⅲ排放标准汽油催化器
在著名的汽车污染控制专家,优秀留学归国创业人员姜鹏明博士的带领下,北京绿创环保集团——绿创环保股份有限公司承担的北京市重点科研项目《欧Ⅲ排放放标准汽油催化器研制及规模化生产》,于12 ......
frozenviolet 汽车电子
FPGA开发中全局复位置位(GSR)
469277 ...
至芯科技FPGA大牛 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1840  1607  1372  454  2794  20  58  53  44  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved