电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530VB118M000BGR

产品描述CMOS Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530VB118M000BGR概述

CMOS Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530VB118M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率118 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【硬核科普】双极性四象限电源是什么?功放也是双极性四象限电源?
【硬核科普】双极性四象限电源是什么?功放也是双极性四象限电源? ...
aigtekatdz 测试/测量
NXP BSS83 调不出输出
Dear 各位大哥, 小弟最近手头上拿到NXP BSS83几颗样品,就好奇心,决定按照规格书整个电路出来看下输出: 结果结果出不了,很奇怪,请各位大神帮我看下,到底是那里出错了? 附件为规格 ......
benny512 模拟电子
CE 分区 怎么识别 成路径???
hi, 各位大哥大姐: WinCe 分成2个区: 一个BINFS , 一个 FATFS, BINFS; fatfs 在注册表里面 设置下 就可以知道路径了 比如: /flash binfs 默认 是/windows 路径 现在的问题是 ......
qscft 嵌入式系统
非易失性MRAM及其单元结构
MRAM的优异性能使它能较快取代目前广泛采用的DRAM内存及EEPROM闪存,作为新一代计算机的内存。MRAM目前是新一代计算机内存的最佳候选者,但不是唯一的,与它同期并存的还有FRAM(铁电随机存取存 ......
是酒窝啊 ARM技术
M4汇编指令问题
有没有对M4汇编指令比较熟悉的大牛啊 写段汇编代码遇到错误了 如下一段处理SVC调用号的汇编代码,还是在ARM文档里面的,是ARMV7-A和ARMV7-R的指令,不知道是不是适合ARMV7-M SVC_Handler ......
jplzl10000 ARM技术
瑞信报告:俄贫富差距为世界之最 中国家庭财富持续增长
9日,总部位于瑞士的瑞信研究院发布其第四份年度《全球财富报告》。报告称,自2000年以来,中国人均财富几乎翻了两番,从5700美元升至2013年的2.223万美元,中国与美国、德国一道,成为过去一年 ......
walkwk 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 614  2689  2760  366  903  20  5  6  41  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved