电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA197M000BG

产品描述LVPECL Output Clock Oscillator, 197MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA197M000BG概述

LVPECL Output Clock Oscillator, 197MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA197M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率197 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
谁能帮我看看定时器怎么进不了中断啊
是这样的,程序就是模仿网上的例子,利用单次定时和按键,控制led亮灭,但是,进不了中断,启动文件里也改中断向量了 65619 请大家帮我看下。...
aaa2742 微控制器 MCU
安驱David开启更新:电机驱动开发学习交流,从系统和基础开始
还记得论坛开启的那个小调查吗:“调查 | 电机驱动的那些坎儿,我们帮你过!” 安驱David分析了参与调查问卷的网友情况,决定从系统和基础开始~ 2021开始,他在繁忙、不断加班 ......
nmg 电机控制
synplify和DC的区别
看到专业论坛里有很多这样的讨论,不禁想在这里提一下,synplify不就是和FPGA对应的用于综合, DC是ASIC后台用于综合的吗?...
xiaoxin1 FPGA/CPLD
有关电源IC芯片选择的一些注意事项
选择常用电源开关芯片不仅仅要考虑满足电路性能的要求及可靠性,还要考虑它的体积、重量、延长电池寿命及成本等问题。本文将给出一些选择基本原则以及推荐。希望对您有所帮助。 ①采用LDO ......
qwqwqw2088 模拟与混合信号
IC绿色产品相对于普通产品,在使用上有何不同?
Sn),其影响是回流焊过程的峰值温度和持续时间的增加,导致塑封IC在回流焊过程中,可能因为局部高温出现塑封胶体破裂的问题,也可能导致内部焊接丝因胶体剧烈膨胀而断裂。这样会导致焊接的不良 ......
yihuang FPGA/CPLD
【拓普微智能显示模块测评】9.触屏输入数值(PIP键盘应用)
在我的电机应用控制界面中,输入数值的地方非常多,这时使用键盘输入数值就显得非常重要。以速度模式下,输入设置转速为例。 在设置速度的显示框中,添加一个“触摸键”控 ......
annysky2012 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1440  1115  62  2182  2281  31  37  7  33  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved