电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC1315M00DG

产品描述LVPECL Output Clock Oscillator, 1315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC1315M00DG概述

LVPECL Output Clock Oscillator, 1315MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC1315M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1315 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求教各位大神,ARM与FPGA通信问题~
因为本人才接触这方面的问题,需要解决FPGA与ARM互连,将FPGA接收到的前级数据传送到ARM上,但是不知道具体怎么连接,为了提高速度要用总线连接,DMA控制吗?求大神们赐教{:1_118:} ...
Candy55 ARM技术
飞思卡尔KL25EVK-V1开发板
KL25EVK评估板是中电器材自主设计,用于评估和开发飞思卡尔基于ARM Cortex-M0+内核的Kinetis L系列MCU的一套工具,集成了一系列USB,RS232,SPI,I2C,ADC,DAC,GPIO接口的外设。 KL25 ......
louyj 淘e淘
问大家个问题
学了很多51单片机,懂一些AVR,现在想学ARM,用C语言的,请问用什么书啊,易懂一点的...
BDLOOP 嵌入式系统
不知哪天就用到了
本帖最后由 paulhyde 于 2014-9-15 03:08 编辑 内附连接、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、、 ...
QSTNMZ 电子竞赛
FET430烧录工具烧录芯片时会出现无法下载
最近使用FET430烧录芯片时会出现无法下载(识别不了芯片,这种现象经常出现在多次更新固件之后),一直搞不懂什么原因,感觉芯片被锁了一样,不过如果换另外一个FET430烧录工具烧录芯片时那块 ......
wateras1 微控制器 MCU
请问standalone BSP上跑的是什么系统,谢谢!
请问在SDK内做Microblaze嵌入式软件开发时,standalone BSP上跑的是什么系统?支持单线程还是多线程?谢谢! 本帖最后由 smeiyang 于 2011-9-3 17:07 编辑 ]...
smeiyang FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2929  2430  137  1564  2758  19  59  21  49  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved