电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1028M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1028MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1028M00DGR概述

CMOS/TTL Output Clock Oscillator, 1028MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1028M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1028 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
西思科技诚聘嵌入式软件工程师
任职资格 1. 英语四级以上,能够熟练得阅读英文文档。 2. 本科以上学历,计算机相关专业 3. 有通信产品嵌入式驱动软件开发经验,精通底层驱动软件,具备一定的硬件知识,熟悉手机软件开发 ......
fld5566 嵌入式系统
高手进,跪求SHFileOperation怎么使用?
删除文件,目前使用SHFileOperation,编译出错,提示: error LNK2019: unresolved external symbol SHFileOperationW referenced in function "public: __cdecl CLoadguxingApp::CLoadguxingApp ......
kenli 嵌入式系统
我想在待机机前将一个IO置位,待机后将IO清零,请问如何实现啊
我想在待机机前将一个IO置位,待机后将IO清零,请问如何实现啊...
zhaoheping 嵌入式系统
FPGA实现电压表
利用FPGA实验箱上的TLC549A/D转换芯片对电位器输入的电压进行A/D转换,并在数码管上显示,要求使用Verilog HDL语言来编写!在线求解答!!!!...
万象封印 FPGA/CPLD
STC8 单片机问题
请问STC8H3K64S4这款单片机是不是没有EEPROM的?它EEPROM上面标IAP ...
tangwei8802429 51单片机
如何在 Capture CIS 配置本地元器件数据库
本帖最后由 ohahaha 于 2016-1-29 09:42 编辑 如何在 Capture CIS 配置本地元器件数据库 作者:lam007 每个工程师在做原理图后,都要生成 BOM,以方便焊版调试或生产使用。传统的方法 ......
ohahaha PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 228  1877  1179  1162  1063  24  31  50  36  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved