电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC1341M00DGR

产品描述LVDS Output Clock Oscillator, 1341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC1341M00DGR概述

LVDS Output Clock Oscillator, 1341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC1341M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1341 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Kwikstik在IAR6.2下入门!
Kwikstik用IAR下基本例子...
蓝雨夜 NXP MCU
上次踩楼中的STM32F4 怎么看串口输出信息
上次踩楼中的STM32F4 能看串口输出信息。插到电脑上没有显示串口:time: ...
二白啊啊 stm32/stm8
问题:uboot启动时,Lcd白屏,没有图片显示,这是哪方面的问题?求助!!!!
我用的是ti8168,厂家提供的uboot,lcd屏用的是AT070TN90,但uboot启动时,lcd白屏,图片没显示,请教各位大神有木有遇到过这样的情况。。。。...
weat_yy TI技术论坛
【100份600元】电子套件免费送,更有【万元现金】等你赢!Digi-Key大赛等你归队!
2022Digi-Key电子创新设计大赛火热进行中! 不限开发板,不限产品,不限方案,更有万元现金等你来赢! 即日起-5月31日,仅需提交设计构思摘要,就有机会获得600元奖励基金,用于从 Digi-K ......
EEWORLD社区 DigiKey得捷技术专区
DSP2407串行通信12864(ST7920)
真的很急,有明白的帮帮我,我自己写了一个SPI通信的串行连接12864,程序在下面,不知道为什么就是屏幕不出字void Delay(int num); unsigned char tab1={ " 电子万年历 " " QQ478706146 ......
lnasxywzl 微控制器 MCU
【CN0048】利用高速运算放大器AD8022实现差分和单端配置的12位、 3通道SAR ADC AD7265
电路功能与优势 这些驱动器电路针对要求低失真和低噪音性能的直流耦合应用进行了优化,可提供充足的建立时间、低失真和低输出阻抗,从而确保AD7265发挥最大性能。81199...
EEWORLD社区 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 31  1726  922  2606  1608  19  14  1  5  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved