电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA995M000DGR

产品描述LVDS Output Clock Oscillator, 995MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA995M000DGR概述

LVDS Output Clock Oscillator, 995MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA995M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率995 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
各位大神,求51单片机PWM控制5个档位马达的程序
各位大神,求51单片机PWM控制5个档位马达的程序 ...
TH6886 stm32/stm8
数学糟糕但又想学习编程---《程序员的数学》最适合你
数学糟糕但又想学习编程---《程序员的数学》最适合你 如果数学不好,是否可以成为一名程序员呢?答案是肯定的。 《程序员的数学》最适合:数学糟糕但又想学习编程的你   没有晦涩的公式 ......
tiankai001 下载中心专版
智能用电监控、保护系统创意进度帖+ 方案论证
活动刚开始的时候,就在想做什么来玩呢? 四轴飞翼,自己想方案+设计时间有点紧张,而且实现难度大,而自己也不愿意照搬别人做好的东西。 血压计信号采样部分没有想出好的采样 ......
ltbytyn 瑞萨MCU/MPU
ADC分辨率和精度使用注意的事项
ADC精度计算 分辨率和精度是两个不一样的参数。 分辨率是用来描述其刻度划分的。 精度是对物理量准确度的描述。 简单做个比喻:有这么一把常见的塑料尺(中学生用的那种),它的 ......
Jacktang 模拟与混合信号
公式推不出,急死我了……
R6R7组成一个数据X的高低两位,通过此算法进行变换, 但这公式是什么呢? 实际是触屏校正公式。 Q06BB: MOV A,R5 ;R5=06H MOV R0,A MOV B,A ;================================= M ......
ryos88 嵌入式系统
AD_PCB高级规则 altium designer pcb advance rule
AD_PCB高级规则 altium designer pcb advance rule.pdf48202...
chenzhufly PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2674  2019  1651  2500  1335  22  47  57  34  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved