电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1244M00BGR

产品描述LVPECL Output Clock Oscillator, 1244MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1244M00BGR概述

LVPECL Output Clock Oscillator, 1244MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1244M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1244 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有哪位大侠做过LM3S8962网络升级软件的
有哪位大侠做过LM3S8962通过网络升级应用吗? 现在找不到头绪,请求帮忙。谢谢!...
zhypabc 微控制器 MCU
Xilinx VHDL 组件例化后图标上出现小问号,且打不开。
一个RAM程序,例化为组件,接线。就打不开了,图标上还出现一个小问号。这是为什么呀?...
timdong FPGA/CPLD
线性光耦P521一四脚均接1K上拉电阻,2脚单片机输入0V,3脚为什么会输出1.8V左右?
问题:线性光耦P521一四脚均接1K上拉电阻,2脚单片机输入0V,3脚为什么会输出1.8V左右?跪求高手指点回复:http://www.tosharp.cn/ckfinder/userfiles/images/%E9%AB%98%E6%B8%85/TLP521GB.jpg1 ......
tosharp.cn 单片机
滥发附件、骗取芯币,请在这里举报
有些人把在论坛下载的东西改个名字又重复发出来,或者有些资料与名称并不一致,导致很多人下载很多没用或者重复的东西,严重浪费论坛的资源和大家的芯币。 为此,希望大家行动起来,可以在此 ......
soso 为我们提建议&公告
【TI C2000的使用经验】+一定要注意编程特点
在学习C2000编程的时候,有一次看了一段主程序,在参考编写时 interrupt void adc_isr(void) { Voltage1 = ADC_readResult(mac, ADC1); if(Cnt1 == 3) { ......
accboy 微控制器 MCU
智能调光中的蓝牙wifi转0-10V的一般通过什么技术来实现?
智能调光中的蓝牙wifi转0-10V的一般通过什么技术来实现? ...
ckf茉莉花 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 655  746  2336  1547  1879  42  31  39  53  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved