电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA1041M00DGR

产品描述LVPECL Output Clock Oscillator, 1041MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA1041M00DGR概述

LVPECL Output Clock Oscillator, 1041MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA1041M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1041 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32的停止模式没法仿真吗?
STM32的停止模式没法仿真吗?为什么一进入停止模式,MDK就死了呢。但是程序还在运行,而且是对的。...
wangmengjun123 stm32/stm8
19264LCD21个引脚怎样接
请问这个屏怎1~21个脚样接?...
wosiyabo 单片机
一个驱动电路的基本问题
求助各位: 我在做一个非隔离式的三端口变换器,里面总共有三个不公地的开关管,但是驱动电路让我犯了难,里面需要三个独立的15V电源,但是目前实验室只有一个DSP提供的15V电压,请问有什么方法 ......
我的眼里只有PCB PCB设计
断相保护电路设计与实现
断相保护电路设计与实现本文针对 目前国内与矿用 隔爆型高压配电装置配套使用 的 大多数高压综合继 电保护装置没有设置专门的断相保护功能这一缺陷 ,提出了一种 断相保护 电路的设计方案并给 出 ......
simonprince 电源技术
博士僧扎堆的高科技寺庙——北京龙泉寺
本帖最后由 兰博 于 2018-8-2 14:29 编辑 当年“微信之父”张小龙在龙泉寺小住。因为当时微信研发正陷入困境,几个技术问题苦思不得其解, 他一气之下把资料撕得粉碎。没想到负责打扫卫生的 ......
兰博 机器人开发
Quartus II 11.1 里面用MegaWizard例化一个 2-port ram 请问在使用的时候有哪些参数
Quartus II 11.1 里面用MegaWizard例化一个 2-port ram 下面是部分代码 component xxram is generic (address_bit : xxxx) port ( xxxxx等等 ) 但是在编译的时候 address_ ......
a404612303 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2079  754  441  873  1329  23  41  27  3  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved