电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533UBFREQDG

产品描述CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别振荡器   
文件大小225KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533UBFREQDG概述

CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6

533UBFREQDG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
制造商序列号SI533
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 0.6mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
Base Number Matches1

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
【CN0267】具有HART接口的完整4 mA至20 mA环路供电现场仪器
电路功能与优势 图1所示电路是一款完整的智能工业环路供电现场仪器,提供 4 mA至20 mA模拟输出和可寻址远程传感器高速通道(HART®) 接口。HART是一种数字双向通信,可在4 mA至20 mA模拟电流 ......
EEWORLD社区 ADI 工业技术
大量供应太阳能草坪灯
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 标准型草坪灯,整个灯具为全塑材料,灯高120mm,支柱直径29mm,内由55×55mm太阳能电池板一块、500MA镍氢电池一节、LED灯管一只组成。全新 ......
鱼缸的水 能源基础设施
求助!!!平台移植遇到了问题,请大家帮忙呀!!!
基顶盒程序从LST平台移植到ST平台后,因ST平台的编译器不支持64位整型,但程序要实现64位整型的除法运算,请大家帮忙用32位整型实现64位整型的除法运算,或提供相关算法,谢谢!!!!!!!...
xi19871208 嵌入式系统
HardFault如何处理
应用STM32的时候,有时候会遇到HardFault,这个时候总是有点手无足措,不知道该如何快速定位问题所在,看过<Cortex-M3权威指南>里面关于异常的一些说明,但是还是不会处理,故请教版主 ......
zdhwcf stm32/stm8
调查: 设计FPGA, 使用VHDL 多还是使用verilog多?
调查: 设计FPGA, 使用VHDL 多还是使用verilog多?...
eeleader FPGA/CPLD
全新未拆封TI原装MSP430F5529配件齐全带2GTF卡处理了
全新未拆封TI原装MSP430F5529配件齐全带2GTF卡处理了 190一套 企鹅 八四五三二一九九九 注5529...
hanskying666 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1514  2504  2469  1102  1618  32  30  14  27  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved