电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

533PAFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别振荡器   
文件大小225KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

533PAFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-6

533PAFREQDGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最长下降时间1 ns
频率调整-机械NO
频率稳定性50%
制造商序列号SI533
安装特点SURFACE MOUNT
最大工作频率160 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 0.6mm
最长上升时间1 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
micropython esp8266 怎么修改官方固件
研究wifi探针,查看乐鑫官方api文档需要调用Sniffer接口,但是官方固件里不确定有这个接口的相关函数,百度一篇类似的文章(icroPython实现wifi干扰与抓包 )其中介绍修改固件的github网址已经 ......
grey27 MicroPython开源版块
贵求毕业设计 单片机方面的 谢谢
本人想做个单片机的毕业设计 不是很懂 所以不希望太难 但是又怕简单了学校不给通过 所以希望大家给点意见 最好能提供点设计资料 谢谢大家了...
43862357 单片机
ADXL362BCCZ-RL实惠功能价格挺好的
谁有在用,分享一下 ...
shenzhenaxin ADI 工业技术
两台电脑,用串口调试器调试 3190-d9的地磅,数据位竟然会不一样,这是为什么?????!!!
两台电脑,用串口调试器调试 3190-d9的地磅,数据位竟然会不一样,这是为什么?????!!! 哪位大侠告诉我一下呀!!!!!...
varrior 嵌入式系统
请问用基于S3C4510B处理器用 mc35i 模块开发GPRS 数据传单元是否用移植PPP协议.
请问用基于S3C4510B处理器用 mc35i 模块开发GPRS 数据传单元是否用移植PPP协议....
momobt 嵌入式系统
关于"2008年电子设计竞赛
本帖最后由 paulhyde 于 2014-9-15 09:49 编辑 刚刚看到了这样的信息. 北京市教委根据2008年将要举行奥运会的具体情况,决定今年的北京市大学生电子设计竞赛活动提前到5月24日进行,为时一天 ......
songbo 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1701  1874  2045  1839  2249  21  47  35  40  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved