电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC1281M00DGR

产品描述LVDS Output Clock Oscillator, 1281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC1281M00DGR概述

LVDS Output Clock Oscillator, 1281MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC1281M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1281 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
本人小白毕业设计需要做ZigBee有关的室内定位需要买什么东西来实现这个功能呢?求...
毕业设计要求最后将基于ZigBee的室内定位应用到陪伴机器人上,求指导啊。 ...
阿熊桑 机器人开发
请问有没有离线版本的WEBENCH?
请问有没有离线版本的WEBENCH?,,,就是在不联网的时候能不能用WEBENCH?...
hjl240 模拟与混合信号
【KW41设计大赛】第四篇:板上FXOS8700CQ-6轴传感器的初调试
本帖最后由 zhaogong 于 2017-6-30 00:07 编辑 这篇简单的介绍一下板子上FXOS8700CQ这个3轴加速度计+3轴磁力计的传感器数据的读取。关于这个传感器的相关资料,大家可以到官网上自行查找,主 ......
zhaogong NXP MCU
GSA:5G设备数量突破600大关
管管刚刚看到个新闻——5G设备数量突破600大关 速度真的可以说非常快了~~关于5G,从一开始的遥远的技术概念,到实现,到5G争夺战,到落地,现在越来越多... 可以预见,2021 ......
okhxyyo 机器人开发
[以拆会友] 视频分配器的拆析
本次的拆解对象是一个视频分配器,俗称“一拖二”,其本质就是对视频信号进行扩展。例如你有一台电脑,它是通过视频线来连接显示器的,从而显示图像的显示。当你要把该视频内容投送到墙壁时,就 ......
jinglixixi 以拆会友
DC 5V转4V(3A)求用啥芯片
RT,哪位大虾知道。我是用作GTM900C供电,最大电流达2A。怎样设计比较合理?...
beijk 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2745  1643  476  1944  2049  19  6  45  41  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved