电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1296M00DG

产品描述LVDS Output Clock Oscillator, 1296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1296M00DG概述

LVDS Output Clock Oscillator, 1296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1296M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1296 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于大功率升压电路&MC34063的功率问题的疑惑
先说问题: MC34063+功率MOS管组成的大功率电路里,总电路的功率跟MC34063的耗散功率到底是个什么关系,总电路的功率是主要摊在MOS管上,还是怎么回事? 查了百度半天也没看到说明白的,倒是 ......
辛昕 电源技术
360度广告灯进程贴---开发环境地安装
129439这个开发环境安装把我忙倒完了,因为我的硬盘没有地方了,开始装总是空间不足。下边就是我的安装步骤 1.运行小光盘上的SETUP点同意 129429 2.由于空间不够安装工具链,这个得点注册一 ......
ddllxxrr DIY/开源硬件专区
cortex m3新手求帮助
LM3S8962 main.c(25): error: #20: identifier "INT_GPIOE" is undefined...
hhjjj1010 微控制器 MCU
使用BL __main时需要重实现__user_initial_stackheap吗?
我的arm是S3C2410,SDRAM起始地址为0x30000000 利用HJtag-wigger-AXD裸机开发,一般都是在ads把RO=0x30000000,然后在axd中调试没有os的程序, 在2410init.s中,有一句是跳到自己的main函数的 ......
hzq23 嵌入式系统
msp430之ADC转换通道选择
下面的程序是从《郭天祥10天学会msp430》中粘贴出来的~~~想请大神指教下~~~ void Init_ADC(void) { P6SEL |= BIT1; ADC12CTL0 = SHT0_2 + ADC12ON; ......
liuchang--- 微控制器 MCU
计算电阻的软件
给大家借鉴一下 呵呵呵...
njlianjian 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2171  872  383  685  432  16  34  17  44  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved