电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB1056M00DGR

产品描述LVPECL Output Clock Oscillator, 1056MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB1056M00DGR概述

LVPECL Output Clock Oscillator, 1056MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB1056M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1056 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
睡觉了,过来冒个泡
上课听歌怕老师发现,我跟同桌比划手势, 指了指耳机, 又指了指老师, 同桌做了和OK的手势又点了点头~~~~~~~我勒个割~~~~~我以为他明白了。。结果这货举手示意老师说 ,老师,我同 ......
azhiking 聊聊、笑笑、闹闹
TMS570ls3137的ECC如何使能,如何初始化
如果发生ECC错误,软件该如何纠正呢,谢谢。 eeworldpostqq...
Yichao 微控制器 MCU
征询下网友们关于ARM的采访问题
ARM总裁Tudor Brown将于三月份卸任,下周要来北京,有机会和老爷子呆上小一个小时,大家有什么感兴趣的问题吗?...
凯哥 聊聊、笑笑、闹闹
招聘芯片设计总监/工程师/实习生
北京某科技公司 招聘芯片设计总监/工程师/实习生岗位 1、负责射频、微波、毫米波集成电路芯片的设计; 2、针对III-V族工艺MMIC或硅基工艺mm/RFIC芯片进行设计及仿真; 3、微电子、 ......
小糖人 求职招聘
有偿求教关于DSP视频处理的问题
本人想在DSP板子上运行一个对视频进行灰度化处理的算法,采用乒乓缓存的方式进行数据传输与处理,但是一直调试不出来,DSP采用的是达芬奇系列的DM6437,设计的系统已经能够进行视频采集与显示了 ......
hahayuanjun DSP 与 ARM 处理器
中断延迟过程调用DPC问题?
我想在驱动收到PCI卡的中断时,用dpc里置事件有效,为什么已装载驱动就死机呢? 相关代码如下: #pragma PAGEDCODE NTSTATUS AddDevice(IN PDRIVER_OBJECT DriverObject, ......
诗心蝴蝶 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2277  1032  2019  1930  2210  42  9  27  51  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved