电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC990M000DGR

产品描述LVPECL Output Clock Oscillator, 990MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC990M000DGR概述

LVPECL Output Clock Oscillator, 990MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC990M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率990 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教版主PowerAnts
看过你的一个关于34063的帖子,说效率可以搞到97%,甚是佩服,现在我也画了一个34063的图,请指导指导,输入5V/2A,请问输出9V,电流能达到多少? 哪个电路参数需要调整?谢谢 很多人说我加的扩流 ......
fjzhang10 电源技术
求助-双机在串行通信方式下的近距离发送和接收的程序
一、毕业论文的要求和内容 要求: 1. 掌握串行通信的基本原理。 2. 掌握RS-232的基本结构和特性。 3. 掌握8250的工作特性。 4. 掌握串行通信的硬件连接方法。 5. 查找与本课题相关的一篇 ......
jb2680 嵌入式系统
ATMEL9261在pb5.0下串口调试bootloader的问题
各位大侠好! 小弟最近正在调试9261在pb5.0下的bootloader,由于我的板子上没有以太网,所以只好选择用串口下载和调试.我已经在pb5.0里的Target->connectivity options->kernel service map设为:T ......
wuh2003 嵌入式系统
CC1101发送数据问题
最近在调试CC1101用于LED灯的链路照明控制,调试中遇到一些问题特此发帖求助 发送用CC1101 ,接收机用PT4303 315MHz ASK调制 问题1.接收机收到的信号 数据 ......
76159437 无线连接
故意设置一个错误,但是编译后AD上不显示错误,说没有错,这是怎么回事呢?
故意设置一个错误,但是编译后AD上不显示错误,说没有错,这是怎么回事呢?求助大神:Sad: ...
zxr回眸 PCB设计
汽车总线前世今生
278809 ...
lemonade815 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 382  1439  1029  2559  1381  11  38  22  12  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved