电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC976M000DGR

产品描述LVPECL Output Clock Oscillator, 976MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC976M000DGR概述

LVPECL Output Clock Oscillator, 976MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC976M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率976 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
嵌入式系统应用-巴西上空的蜻蜓
巴西世界杯正在如火如荼的进行,各个国家队为了取得好成绩都在加紧训练,然而在这样的紧张气氛下,法国队的训练场上却发生了一件让人哭笑不得的事情。一位球迷由于无法观看比赛,于是操控一架无 ......
oliverzhang 综合技术交流
请问STM32有没有军工级的芯片,能在-55度温度下正常工作的
如题,谢谢,咱们常用的都是-40度的...
wudayongnb stm32/stm8
MicroPython的NTC热敏电阻驱动
micropython的NTC热敏电阻驱动,假设NTC标称值是10K,通过10K电阻R1上拉到vcc,使用ADC采样后计算温度。 518557 默认的B值是3380,ADC是12位。 def NTC(adc, B=3380, bits=12): ......
dcexpert MicroPython开源版块
移植人脸识别程序到ARM处理器
本人有人脸识别的源代码,需要移植到ARM处理器,希望能够找到人脸识别方面的朋友共同讨论切磋技术问题。...
alice84 ARM技术
Cyclone2的ep2c8怎么向外部ADC提供时钟呢
想给外部的一个高速ADC提供,FPGA的时钟是CLK0外接晶振提供的,可以直接从PLL_OUT引脚输出么? 输出的频率应该怎么设置呢? ...
katherine155 FPGA/CPLD
求关于ADUC7020程序下载的问题。。。
174932174930这是部分电路图,使用ARMWSD下载程序到ADUC7020,现在下载不进去,有遇到过这个问题的吗?介绍介绍经验,除了那个常见问题中提到的原因,还有什么原因啊!!!谢谢!!!...
开始or结束 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1411  1844  2392  2572  985  45  28  15  24  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved