电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1080M00DGR

产品描述LVDS Output Clock Oscillator, 1080MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1080M00DGR概述

LVDS Output Clock Oscillator, 1080MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1080M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1080 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
暴力拆解华为快充HW-059200CHQ+简单维修
同事的华为手机快充,不知道什么原因充电发烫,晃动还有异响,为了安全就没在使用,刚好拿过来拆开看看 294632 卡扣设计,只能用螺丝刀暴力撬开 294633 294634 一个电阻掉下来了,看来异 ......
eric_wang 以拆会友
100%有礼的活动,不要错过喔!(最后1天)
只要上传一份有效的TI MCU常见问题及答案(FAQ),就能获得TI精美定制笔记本!人人都够份喔!{:1_144:} 如果你提交的FAQ被TI收入官方文档,还可以获得空气净化器一台,在这种雾霾笼罩的天气,怎 ......
maylove 微控制器 MCU
dsp中怎样把epwm模块中断禁止,哪位可以告诉我下
dsp中怎样把epwm模块中断禁止,哪位可以告诉我下...
haha520525 DSP 与 ARM 处理器
如何用51单片机(可扩展)设计一个计算器
想跟各位讨教一下如何用51单片机设计一个计算器,有高手请帮帮忙,附上程序,主要有+,-,*,/,还有删除,一些条件判别……...
fanchen 51单片机
关于单片机程序问题
各位大虾: 你们好,本人最近在单片机学习中遇到了一些棘手的问题,望得到前辈们的指点:1 首先是数码管静态显示的问题,有如下一段程序 #include<reg52.h> sbit ......
william_1030 51单片机
关于DS1305时钟芯片越走越快的问题请教大家
弄了一个DS1305的时钟,驱动成功后很高兴 ,很快就发现问题,有半天的时间,这个芯片的时间就可以快出20S左右的时间,几天前烧的程序,现在已经快到2分钟左右了。感觉是不是有点太离谱了。各位 ......
hanwenli123 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 442  1313  2869  2241  31  17  40  43  57  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved